加入星計(jì)劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴(kuò)散
  • 作品版權(quán)保護(hù)
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長(zhǎng)期合作伙伴
立即加入
  • 正文
    • Chiplet 革新半導(dǎo)體IP業(yè)務(wù)模式
  • 相關(guān)推薦
  • 電子產(chǎn)業(yè)圖譜
申請(qǐng)入駐 產(chǎn)業(yè)圖譜

Chiplet如何革新半導(dǎo)體IP業(yè)務(wù)模式?

2022/07/08
1000
閱讀需 10 分鐘
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

隨著集成電路行業(yè)的不斷發(fā)展,行業(yè)內(nèi)分工不斷細(xì)化。如今,集成電路設(shè)計(jì)產(chǎn)業(yè)的參與者可以細(xì)分為集成電路設(shè)計(jì)公司,以及其上游的 EDA 工具供應(yīng)商、半導(dǎo)體 IP 供應(yīng)商和設(shè)計(jì)服務(wù)供應(yīng)商等。

隨著 IP 以及各種接口種類的不斷增多,這種復(fù)用性也面臨著使用復(fù)雜度提升和兼容性挑戰(zhàn)。未來,集成電路設(shè)計(jì)產(chǎn)業(yè)中基于平臺(tái)的設(shè)計(jì),即以應(yīng)用為導(dǎo)向,預(yù)先集成各種相關(guān) IP,從而形成可伸縮和擴(kuò)展的功能性平臺(tái),是一種可升級(jí)的 IP 復(fù)用性解決方案,可以快速實(shí)現(xiàn)產(chǎn)品升級(jí)迭代,同時(shí)降低設(shè)計(jì)風(fēng)險(xiǎn)與設(shè)計(jì)成本。

新應(yīng)用的興起驅(qū)動(dòng)行業(yè)整體增長(zhǎng)。從個(gè)人電腦及周邊產(chǎn)品和寬帶互聯(lián)網(wǎng)智能手機(jī)和移動(dòng)互聯(lián)網(wǎng)的技術(shù)更替,使得半導(dǎo)體產(chǎn)業(yè)的市場(chǎng)前景和發(fā)展機(jī)遇越來越廣闊。目前,半導(dǎo)體產(chǎn)業(yè)已進(jìn)入繼個(gè)人電腦和智能手機(jī)后的下一個(gè)發(fā)展周期,其最主要的變革力量源自于物聯(lián)網(wǎng)云計(jì)算、人工智能大數(shù)據(jù)5G 通信等新應(yīng)用的興起。

Chiplet 革新半導(dǎo)體IP業(yè)務(wù)模式

Chiplet 是能實(shí)現(xiàn)特定功能的、未經(jīng)封裝的裸芯片(die),這是一種可平衡計(jì)算性能與成本,提高設(shè)計(jì)靈活度,且提升 IP 模塊經(jīng)濟(jì)性和復(fù)用性的新技術(shù)之一。不同供應(yīng)商、不同工藝節(jié)點(diǎn)、不同功能,甚至不同材質(zhì)的 Chiplet 可以如同搭積木一樣,通過先進(jìn)封裝技術(shù)(如 Intel 主推的 EMIB、Foveros、Co-EMIB 等封裝技術(shù))集成在一起,從而形成一個(gè)系統(tǒng)級(jí)芯片(SoC)。

Chiplet 具備成本較低、設(shè)計(jì)靈活、開發(fā)周期短等特點(diǎn)。

Chiplet 降低了設(shè)計(jì)成本。一般而言,芯片設(shè)計(jì)成本隨制程的升級(jí)而水漲船高,以 22nm 和 5nm 同等面積的 SoC 主流設(shè)計(jì)為例,22nm 的設(shè)計(jì)成本大概為 4500 萬美元,而 5nm 設(shè)計(jì)成本則高達(dá) 4 億美元以上,二者成本差異高達(dá) 8 倍以上。

而在 SoC設(shè)計(jì)中,模擬電路、大功率 I/Os 等對(duì)制程并不敏感,并無使用高端制程的必要,因此若將 SoC 中的功能模塊劃分為單獨(dú)的Chiplet,針對(duì)其功能選擇最為合適的制程,可以使芯片尺寸最小化,進(jìn)而提高良率并降低成本。此外,基于 Chiplet 設(shè)計(jì)的SoC 還可對(duì)外采購具備特定功能的裸片(die)以節(jié)省自身的開發(fā)和驗(yàn)證成本。

Chiplet 拓寬了下游市場(chǎng)。通常,因?yàn)楹芏嗉?xì)分市場(chǎng)的終端出貨量不足以支撐 SoC 較高的 Mask 成本,所以芯片設(shè)計(jì)公司只會(huì)針對(duì)下游出貨量較大(如智能手機(jī))或價(jià)值量較高的市場(chǎng)開發(fā) SoC。而基于 Chiplet 的設(shè)計(jì)通過選用成熟的裸片來設(shè)計(jì) SoC,可以讓芯片設(shè)計(jì)公司針對(duì)規(guī)模適中的市場(chǎng)(汽車/服務(wù)器等)以較低的成本開發(fā)出高性能的解決方案。

Chiplet 縮短了 SoC 開發(fā)周期。與從零開始開發(fā)一款 SoC 相比,Chiplet 可以大幅縮減芯片開發(fā)周期,幫助設(shè)計(jì)公司盡快推出產(chǎn)品,進(jìn)而增加收入潛力,獲得競(jìng)爭(zhēng)優(yōu)勢(shì)和市場(chǎng)份額。此外,使用 Chiplet 還有諸多如 IP 復(fù)用、設(shè)計(jì)靈活性、低成本定制等諸多優(yōu)點(diǎn),這些優(yōu)點(diǎn)也吸引了更多的公司使用 Chiplet。

就 Chiplet 和半導(dǎo)體 IP 的聯(lián)系而言,Chiplet 可以被看作是半導(dǎo)體 IP 經(jīng)過設(shè)計(jì)和制程優(yōu)化后的硬件化產(chǎn)品,其業(yè)務(wù)形成也從半導(dǎo)體 IP 的軟件形式轉(zhuǎn)向到 Chiplet 的硬件形式。在理解 Chiplet 之前需要先對(duì)半導(dǎo)體 IP 進(jìn)行拆分:

半導(dǎo)體 IP 可以分為軟核(SoftIPCore)、固核(Firm IP Core)、硬核(HardIPCore)。其中,軟核通常以 HDL 文本(一種硬件描述語言)形式對(duì)外提供,不包含物理信息,使用者可以對(duì)其進(jìn)行設(shè)計(jì)之后與其他 IPcore 相結(jié)合,因此其靈活性較高,也是目前 IP 最廣泛的應(yīng)用形式;固核則是在軟核的基礎(chǔ)上添加了布局規(guī)劃,;而硬核則是以版圖+工藝文件的形式對(duì)外提供,布局和工藝已經(jīng)固定,使用者可以直接使用,但不能進(jìn)行修改,靈活性相對(duì)差一些。而 Chiplet 可以理解為硬核以硅片形式的體現(xiàn)。

Chiplet 的發(fā)展演進(jìn)為 IP 供應(yīng)商,尤其是具有芯片設(shè)計(jì)能力的 IP 供應(yīng)商(并非每個(gè) IP 供應(yīng)商都具備芯片設(shè)計(jì)能力),拓展了商業(yè)靈活性和發(fā)展空間。隨著集成電路技術(shù)的不斷發(fā)展,芯片設(shè)計(jì)的復(fù)雜度不斷提升。Chiplet 的實(shí)現(xiàn)開啟了 IP 的新型復(fù)用模式,即硅片級(jí)別的 IP 復(fù)用。不同功能的 IP,如 CPU、存儲(chǔ)器、模擬接口等,可靈活選擇不同的工藝分別進(jìn)行生產(chǎn),從而可以靈活平衡計(jì)算性能與成本,實(shí)現(xiàn)功能模塊的最優(yōu)配臵而不必受限于晶圓廠工藝。

目前 Chiplet 已經(jīng)有少量商業(yè)應(yīng)用,并吸引英特爾AMD 等國(guó)際芯片廠商投入相關(guān)研發(fā),在當(dāng)前 SoC 遭遇工藝節(jié)點(diǎn)和成本瓶頸的情況下有望發(fā)展成為一種新的芯片生態(tài)。根據(jù)市場(chǎng)研究機(jī)構(gòu) Omdia(原 IHS)的預(yù)測(cè),2024 年 Chiplet 市場(chǎng)規(guī)模將達(dá)到 58 億美元,而到 2035 年則將達(dá)到 570億美元。

Chipet 未來充滿機(jī)遇的同時(shí)也有挑戰(zhàn)存在,具備芯片設(shè)計(jì)能力的 IP 供應(yīng)商更有機(jī)會(huì)脫穎而出。技術(shù)層面,Chiplet 面臨的挑戰(zhàn)主要來自幾個(gè)方面:連接標(biāo)準(zhǔn)、封裝檢測(cè)、軟件配合等等。

連接標(biāo)準(zhǔn)方面:當(dāng)用戶采用不同供應(yīng)商的 Chiplet 時(shí),需要有統(tǒng)一的標(biāo)準(zhǔn)將不同制程/材質(zhì)的 die 連接組成一個(gè)系統(tǒng)。目前,各種接口標(biāo)準(zhǔn)較多,如 OpenCAPI、Gen Z、CCIX、CXL 等等。各家廠商主推的標(biāo)準(zhǔn)也不盡相同,AMD、ARM、賽靈思等廠商支持 CCIX,其中賽靈思曾在 2018 年推出首款采用 CCIX 接口的芯片,而 Intel 則支持 CXL,以及免費(fèi)提供其主導(dǎo)的 AIB 標(biāo) 準(zhǔn) IP 許可。

封裝檢測(cè)方面:根據(jù)芯片之間需要支持的帶寬大小,可以選擇不同的封裝技術(shù),選擇封裝技術(shù)的時(shí)候需要綜合考慮成本和連接性能;另外在檢測(cè)方面,Chiplet 需要在封裝前對(duì)裸片(Die)進(jìn)行測(cè)試,相較于測(cè)試完整芯片難度更大;尤其是當(dāng)測(cè)試某些并不具備獨(dú)立功能的 Chiplet 時(shí),測(cè)試程序更為復(fù)雜。

軟件配合及其他方面:Chiplet 的設(shè)計(jì)制造需要 EDA 軟件從架構(gòu)到實(shí)現(xiàn)再到物理設(shè)計(jì)全方位進(jìn)行支持,另外各個(gè) Chiplet 的管理和調(diào)用也需要業(yè)界統(tǒng)一的標(biāo)準(zhǔn)。

商業(yè)模式層面,Chiplet 會(huì)對(duì)半導(dǎo)體 IP 傳統(tǒng)的模式進(jìn)行革新。如前文所述,IP 供應(yīng)商主要提供 RTL,客戶選用之后支付 License費(fèi)用,設(shè)計(jì)的芯片出貨時(shí)支付 Royalty 費(fèi)用,IP 供應(yīng)商所承擔(dān)的風(fēng)險(xiǎn)相對(duì)較??;當(dāng) IP 供應(yīng)商將軟體形式的 IP 轉(zhuǎn)換到硬件形式的 Chiplet 時(shí),License 和 Royalty 收入將統(tǒng)一為 Chiplet 收入,兩個(gè)收入之間的時(shí)滯也將消失,有利于半導(dǎo)體 IP 公司收入/利潤(rùn)的釋放。

同時(shí),Chiplet 對(duì)半導(dǎo)體 IP 供應(yīng)商提出了更高的要求,需要其不僅具備先進(jìn)制程的設(shè)計(jì)能力,還需要有多品類的IP 布局已形成平臺(tái)化運(yùn)作。目前,芯原股份是少數(shù)能滿足 Chiplet 發(fā)展需求的廠商之一。

相關(guān)推薦

電子產(chǎn)業(yè)圖譜

公眾號(hào):智能計(jì)算芯世界;聚焦人工智能、芯片設(shè)計(jì)、異構(gòu)計(jì)算、高性能計(jì)算等領(lǐng)域?qū)I(yè)知識(shí)分享!