加入星計劃,您可以享受以下權益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴散
  • 作品版權保護
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長期合作伙伴
立即加入

EDA程序設計-計時器設計

09/11 10:28
1444
服務支持:
技術交流群

完成交易后在“購買成功”頁面掃碼入群,即可與技術大咖們分享疑惑和經(jīng)驗、收獲成長和認同、領取優(yōu)惠和紅包等。

虛擬商品不可退

當前內(nèi)容為數(shù)字版權作品,購買后不支持退換且無法轉(zhuǎn)移使用。

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論
放大
實物圖
  • 方案介紹
  • 相關文件
  • 相關推薦
  • 電子產(chǎn)業(yè)圖譜
申請入駐 產(chǎn)業(yè)圖譜

實訓題目:計時器的設計

1? 系統(tǒng)設計

1.1設計要求

1.1.1 設計任務

設計并制作一臺計時器。

1.1.2 性能指標要求

① 用EDA實訓儀的I/O設備和PLD芯片實現(xiàn)計時器的設計。

② 計時器能夠顯示時、分和秒。

③ 用EDA實訓儀上的8只八段數(shù)碼管顯示時、分和秒(如00123625)。

④ 計時器具有復位和校準時、分、秒的按鈕。

1.2 設計思路及設計框圖

1.2.1設計思路

使用兩個六十進制計數(shù)器和一個二十四進制計數(shù)器,設計出了一個24小時計時器系統(tǒng)。

輸入CLK為1Hz(1s)的時鐘,經(jīng)過60分頻后產(chǎn)生1分鐘時鐘信號,再經(jīng)過60分頻后產(chǎn)生1小時的時鐘信號,最后進行24分屏得到1天的脈沖送cout輸出。將兩個60分頻和一個24分頻的輸出送8段數(shù)碼管,得到24小時的計時顯示。

1.2.2總體設計框圖

CLK是1Hz時鐘輸入端。clrn復位輸入端,低電平有效。jm,jf,js分別是秒,分,時的時輸入端,下降沿有效。分別是秒分時的計時輸出端。cout是脈沖輸出端。

  1. 各個模塊程序的設計

  1. 調(diào)試過程

在電腦上設計好的工程,進行編譯,編譯成功后進行仿真,仿真成功后生成元件并加入到bdf中,找出相應的輸入輸出并與模塊連接好,置頂并編譯,提前鎖好相應的管腳。在實驗室使用Quartus 軟件調(diào)試,在軟件中open project打開設計好的工程,還需要對bdf進行一次置頂編譯下載到實驗箱。

找到鎖好的管腳的撥碼開關或按鍵。撥動相應的撥碼開關實現(xiàn)計時器的復位功能,按動jm,jf,js所鎖的按鍵可實現(xiàn)時、分、秒校準。實訓過程中也會出現(xiàn)一些錯誤,如無法實現(xiàn)23計數(shù)歸0,后發(fā)現(xiàn)是因為程序問題,修改后調(diào)試成功。

4? 功能測試

4.1 測試儀器與設備

計算機。

EDA實驗箱。

4.2 性能指標測試

能按實驗要求實現(xiàn)8只八段數(shù)碼管顯示(例如00235959)并具有復位和校準時、分、秒和23時亮燈警告。

附錄1:仿真波形圖(部分模塊)

  • 有需要資料的可了解一下.docx

相關推薦

電子產(chǎn)業(yè)圖譜