加入星計劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴散
  • 作品版權(quán)保護
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長期合作伙伴
立即加入

賽靈思

賽靈思(英語:Xilinx)是一家位于美國的可編程邏輯器件的生產(chǎn)商。該公司發(fā)明了現(xiàn)場可編程邏輯門陣列,并由此成名。賽靈思還是第一個無廠半導(dǎo)體公司(Fabless)。28nm時代,賽靈思提出All Programmable 的概念,從單一的FPGA企業(yè)戰(zhàn)略轉(zhuǎn)型為All Programmable FPGA、 SoC 和 3D IC 的全球領(lǐng)先提供商。且行業(yè)領(lǐng)先的器件與新一代設(shè)計環(huán)境以及 IP 完美地整合在一起,可滿足客戶對可編程邏輯乃至可編程系統(tǒng)集成的廣泛需求賽靈思于1984年創(chuàng)建于美國加利福尼亞州的硅谷,總部位于硅谷核心的圣何塞,并在科羅拉多州、愛爾蘭、新加坡 印度、中國、日本擁有分支機構(gòu) 收起 展開全部

產(chǎn)業(yè)鏈 工業(yè)電子AI服務(wù)器 收起 展開全部

加入交流群
掃碼加入
參與最新論壇話題和活動
  • 文章
  • 視訊
  • Xilinx 7系列FPGA架構(gòu)之器件配置(四) 之多片F(xiàn)PGA配置
    在需要多個FPGA芯片的應(yīng)用中,如果JTAG鏈上所有FPGA采用相同配置,可以通過“成組”加載方式同時加載;如果每個FPGA需要采用不同的配置數(shù)據(jù)流,可以通過“菊花鏈”加載方式或者使用外部邏輯依次加載。本文分別介紹串行配置和并行配置模式下的多片F(xiàn)PGA配置數(shù)據(jù)流加載方式。
  • Xilinx FPGA DDR3設(shè)計(三)DDR3 IP核詳解及讀寫測試
    本文我們介紹下Xilinx DDR3 IP核的重要架構(gòu)、IP核信號管腳定義、讀寫操作時序、IP核詳細配置以及簡單的讀寫測試。
  • Xilinx 7系列FPGA架構(gòu)之時鐘資源(四)
    本文我們介紹區(qū)域時鐘資源。區(qū)域時鐘網(wǎng)絡(luò)是獨立于全局時鐘的時鐘網(wǎng)絡(luò)。不像全局時鐘,一個區(qū)域時鐘信號(BUFR)的跨度被限制在一個時鐘區(qū)域,一個I/O時鐘信號驅(qū)動一個單一的Bank。這些網(wǎng)絡(luò)對于源同步接口設(shè)計特別有用。7系列器件中的I/O Bank與時鐘區(qū)域的大小相同。為了理解區(qū)域時鐘是如何工作的,理解區(qū)域時鐘信號的信號路徑是很重要的。
  • Xilinx 7系列FPGA架構(gòu)之器件配置(二)
    本文我們介紹下7系列FPGA的配置接口,在進行硬件電路圖設(shè)計時,這也是我們非常關(guān)心的內(nèi)容,本文主要介紹配置模式的選擇、配置管腳定義以及如何選擇CFGBVS管腳電壓及Bank14/15電壓。
  • UltraFast 設(shè)計方法時序收斂快捷參考指南
    本快捷參考指南用于根據(jù)《適用于 FPGA 和 SoC 的 UltraFast 設(shè)計方法指南》(UG949) 中的建議快速完成時序收斂:初始設(shè)計檢查:在實現(xiàn)設(shè)計前審核資源利用率、邏輯層次和時序約束。
  • Xilinx FPGA Partial Reconfiguration 部分重配置 詳細教程
    Partial Reconfiguration(部分重配置)在現(xiàn)在的FPGA應(yīng)用中越來越常見,我們這次的教程以Project模式為例來說明部分重配置的操作過程。這里我們使用的Vivado版本是2017.2,使用的例程是Vivado自帶的wavegen工程,并在工程中增加一個計數(shù)器模塊,如下圖所示
    Xilinx FPGA Partial Reconfiguration 部分重配置 詳細教程
  • Xilinx 7系列FPGA PCB設(shè)計指導(dǎo)(四)
    傳輸介質(zhì)的選擇,無論是PCB材料還是電纜類型,都會對系統(tǒng)性能產(chǎn)生很大的影響。盡管任何傳輸介質(zhì)在GHz頻率都是有損的,但本章提供了一些管理信號衰減的指南,以便為給定的應(yīng)用獲得最佳性能。
    Xilinx 7系列FPGA PCB設(shè)計指導(dǎo)(四)
  • Xilinx 7系列FPGA PCB設(shè)計指導(dǎo)(一)
    從本文開始,我們陸續(xù)介紹下有關(guān)7系列FPGA通用PCB設(shè)計指導(dǎo),重點介紹在PCB和接口級別做出設(shè)計決策的策略。由于FPGA本身也屬于數(shù)字集成電路,文章中的大部分設(shè)計策略及概念也可為其他數(shù)字IC電路設(shè)計提供參考。文章內(nèi)容主要包括以下五個章節(jié)內(nèi)容:
    Xilinx 7系列FPGA PCB設(shè)計指導(dǎo)(一)
  • 為何說eFPGA是最適應(yīng)AI時代的計算芯片方案?
    eFPGA IP業(yè)務(wù)的發(fā)明者 自1984年以來,F(xiàn)PGA市場一直在增長,但未經(jīng)歷爆發(fā)性增長。FPGA以其硬件可編程性和高性能而被廣泛應(yīng)用于技術(shù)前沿,尤其在新技術(shù)和標(biāo)準(zhǔn)的早期實現(xiàn)和中小規(guī)模部署中發(fā)揮作用。隨著數(shù)據(jù)量的爆炸性增長使得傳統(tǒng)的處理模式受到挑戰(zhàn),這為FPGA行業(yè)帶來了新機會,越來越多的應(yīng)用將任務(wù)從CPU轉(zhuǎn)移到FPGA處理,以發(fā)揮FPGA在能效和處理延遲方面的優(yōu)勢。 我們都知道FPGA的發(fā)明者
    6463
    02/06 16:36
    為何說eFPGA是最適應(yīng)AI時代的計算芯片方案?
  • 基于Xilinx K7-410T的高速DAC之AD9129開發(fā)筆記(二)
    上一篇文章我們簡單介紹了AD9129的基礎(chǔ)知識,包括芯片的重要特性,外部接口相關(guān)的信號特性等。本篇我們重點介紹下項目中FPGA與AD9129互聯(lián)的原理圖設(shè)計,包括LVDS IO接口設(shè)計、時鐘電路以、供電設(shè)計以及PCB設(shè)計。
    基于Xilinx K7-410T的高速DAC之AD9129開發(fā)筆記(二)
  • AI+EPYC+FPGA,盤點AMD的5G戰(zhàn)略
    引言 全球正處于一個數(shù)字化和互聯(lián)網(wǎng)普及的時代,其中,5G技術(shù)已經(jīng)成為全球通信行業(yè)的熱門焦點。作為一種新的網(wǎng)絡(luò)技術(shù),5G所帶來的高速度、低延遲和大連接數(shù),為物聯(lián)網(wǎng)、自動駕駛、遠程醫(yī)療等新興產(chǎn)業(yè)帶來了廣闊的發(fā)展空間。 全球科技企業(yè)正在爭先恐后地開發(fā)和部署5G相關(guān)的硬件和軟件解決方案,以搶占這個新興市場的先機。在這其中,美國超微半導(dǎo)體公司(AMD)憑借其一貫的創(chuàng)新精神和深厚的技術(shù)積累,正在積極打造自己的
    3696
    2023/07/07
    AI 5G
    AI+EPYC+FPGA,盤點AMD的5G戰(zhàn)略
  • 獨立FPGA賽道已不復(fù)存在
    去年,超微半導(dǎo)體(AMD)順利完成了對FPGA大廠賽靈思(Xilinx)的巨型收購,該交易價值超過300億美元,堪稱芯片業(yè)的“世紀并購”。賽靈思是FPGA的發(fā)明者,F(xiàn)PGA能夠快速開發(fā)和成型,相較于其他標(biāo)準(zhǔn)類芯片,F(xiàn)PGA并不需要長達數(shù)年的開發(fā)周期。
    獨立FPGA賽道已不復(fù)存在
  • 特斯拉被打臉?解讀4D毫米波雷達芯片兩大方向
    “跳來跳去”的特斯拉,最終回歸雷達路線 在自動駕駛流派中,特斯拉一直死磕攝像頭路線,堅決反對激光雷達的多傳感器冗余路線。特斯拉創(chuàng)始人馬斯克認為,激光雷達昂貴、丑陋,且沒有必要,它就像是人身上長了一堆闌尾,闌尾本身的存在就基本是無意義的,如果還長一堆就太可笑了。 筆者也在2021年寫過一篇文章《尷尬了,純視覺路線特斯拉還能堅持下去嗎?》討論過這個事。 這里引用一小段:“2020年11 月12日,馬斯
    特斯拉被打臉?解讀4D毫米波雷達芯片兩大方向
  • Xilinx FPGA Vivado 開發(fā)流程
    本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初入職場小白及打算進階提升的職業(yè)開發(fā)者都可以有系統(tǒng)性學(xué)習(xí)的機會。
  • Xilinx FPGA時鐘及I/O接口規(guī)劃(二)
    Vivado?Design Suite提供了幾種可能影響I/O和時鐘規(guī)劃的器件規(guī)劃功能。例如,F(xiàn)PGA配置方案、約束、配置電壓方式都會影響I/O和時鐘規(guī)劃?;蛘?,定義與封裝兼容的其他器件,以便在最終設(shè)計需要時更改FPGA器件時,可以實現(xiàn)無縫銜接。建議在時鐘和I/O規(guī)劃前定義這些特殊的屬性。
  • Xilinx 7系列FPGA DDR3硬件設(shè)計規(guī)則
    本文我們介紹Xilinx 7系列FPGA DDR3硬件設(shè)計規(guī)則及約束,包括Bank選擇、管腳位置約束、管腳分配、端接、I/O標(biāo)準(zhǔn)和走線長度。
  • AMD務(wù)實的新的汽車方案
    通過收購Xilinx,AMD有了進軍下一代汽車架構(gòu)的彈藥。但到目前為止,AMD還未透露AMD/Xilinx汽車平臺的細節(jié)。隨著Xilinx的Zynq FPGA在市場上站穩(wěn)腳跟,AMD會如何解讀汽車市場?他計劃如何走下一步?
    1955
    2022/12/06
  • 收購賽靈思后,AMD首推機器人自適應(yīng)SOM套件
    AMD正通過與賽靈思強有力的自適應(yīng)計算平臺的結(jié)合,提升生產(chǎn)力,面向更廣闊的應(yīng)用市場。
  • AMD 助力 Meta Connectivity Evenstar 項目實現(xiàn) 4G/5G 無線電接入網(wǎng)解決方案
    AMD(超威,納斯達克股票代碼:AMD)今日宣布,其賽靈思? Zynq? UltraScale+? RFSoC 已助力多款 Evenstar 無線電單元( RU)的開發(fā)工作,從而擴展 4G/5G 全球移動網(wǎng)絡(luò)基礎(chǔ)設(shè)施。
  • Xilinx FPGA DDR3設(shè)計(二)時鐘介紹
    本文介紹Xilinx FPGA外接DDR3時鐘相關(guān)參數(shù)及配置。

正在努力加載...

入駐企業(yè)中心
  • 發(fā)產(chǎn)品/方案/資料
  • 獲取潛在客戶
  • 線下實驗室免費使用
  • 全產(chǎn)業(yè)鏈客戶資源
立即入駐