加入星計(jì)劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴(kuò)散
  • 作品版權(quán)保護(hù)
  • 300W+ 專(zhuān)業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長(zhǎng)期合作伙伴
立即加入

RISC-V

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

RISC-V(發(fā)音為“risk-five”)是一個(gè)基于精簡(jiǎn)指令集(RISC)原則的開(kāi)源指令集架構(gòu)(ISA)。與大多數(shù)指令集相比,RISC-V指令集可以自由地用于任何目的,允許任何人設(shè)計(jì)、制造和銷(xiāo)售RISC-V芯片和軟件。雖然這不是第一個(gè)開(kāi)源指令集,但它具有重要意義,因?yàn)槠湓O(shè)計(jì)使其適用于現(xiàn)代計(jì)算設(shè)備(如倉(cāng)庫(kù)規(guī)模云計(jì)算機(jī)、高端移動(dòng)電話和微小嵌入式系統(tǒng))。設(shè)計(jì)者考慮到了這些用途中的性能與功率效率。該指令集還具有眾多支持的軟件,這解決了新指令集通常的弱點(diǎn)。該項(xiàng)目2010年始于加州大學(xué)伯克利分校,但許多貢獻(xiàn)者是該大學(xué)以外的志愿者和行業(yè)工作者。RISC-V指令集的設(shè)計(jì)考慮了小型、快速、低功耗的現(xiàn)實(shí)情況來(lái)實(shí)做,但并沒(méi)有對(duì)特定的微架構(gòu)做過(guò)度的設(shè)計(jì)。截至2017年5月,RISC-V已經(jīng)確立了版本2.22的用戶空間的指令集(userspace ISA),而特權(quán)指令集(privileged ISA)也處在草案版

RISC-V(發(fā)音為“risk-five”)是一個(gè)基于精簡(jiǎn)指令集(RISC)原則的開(kāi)源指令集架構(gòu)(ISA)。與大多數(shù)指令集相比,RISC-V指令集可以自由地用于任何目的,允許任何人設(shè)計(jì)、制造和銷(xiāo)售RISC-V芯片和軟件。雖然這不是第一個(gè)開(kāi)源指令集,但它具有重要意義,因?yàn)槠湓O(shè)計(jì)使其適用于現(xiàn)代計(jì)算設(shè)備(如倉(cāng)庫(kù)規(guī)模云計(jì)算機(jī)、高端移動(dòng)電話和微小嵌入式系統(tǒng))。設(shè)計(jì)者考慮到了這些用途中的性能與功率效率。該指令集還具有眾多支持的軟件,這解決了新指令集通常的弱點(diǎn)。該項(xiàng)目2010年始于加州大學(xué)伯克利分校,但許多貢獻(xiàn)者是該大學(xué)以外的志愿者和行業(yè)工作者。RISC-V指令集的設(shè)計(jì)考慮了小型、快速、低功耗的現(xiàn)實(shí)情況來(lái)實(shí)做,但并沒(méi)有對(duì)特定的微架構(gòu)做過(guò)度的設(shè)計(jì)。截至2017年5月,RISC-V已經(jīng)確立了版本2.22的用戶空間的指令集(userspace ISA),而特權(quán)指令集(privileged ISA)也處在草案版收起

查看更多
  • 思爾芯第八代原型驗(yàn)證S8-100全系已獲客戶部署,雙倍容量加速創(chuàng)新
    思爾芯第八代原型驗(yàn)證S8-100全系已獲客戶部署,雙倍容量加速創(chuàng)新
    國(guó)內(nèi)首家數(shù)字EDA供應(yīng)商思爾芯(S2C)第八代原型驗(yàn)證——芯神瞳邏輯系統(tǒng)S8-100,全系已獲國(guó)內(nèi)外頭部廠商采用。該系列提供單核、雙核及四核配置,旨在滿足AI、HPC等領(lǐng)域不同規(guī)模的設(shè)計(jì)需求。S8-100搭載了AMD自適應(yīng)SoC——Versal? Premium VP1902,單系統(tǒng)等效邏輯門(mén)約1億門(mén),容量較上代產(chǎn)品提升兩倍,支持多系統(tǒng)級(jí)聯(lián),完美適應(yīng)超大規(guī)模芯片設(shè)計(jì)需求。此外,該系列還配備全面的工
  • 搭載玄鐵處理器!RISC-V筆記本入選工信部“先進(jìn)計(jì)算賦能新質(zhì)生產(chǎn)力”典型應(yīng)用案例
    搭載玄鐵處理器!RISC-V筆記本入選工信部“先進(jìn)計(jì)算賦能新質(zhì)生產(chǎn)力”典型應(yīng)用案例
    近日,工業(yè)和信息化部發(fā)布《先進(jìn)計(jì)算賦能新質(zhì)生產(chǎn)力典型應(yīng)用案例》,搭載玄鐵處理器的開(kāi)源筆記本電腦“如意BOOK甲辰版”入選,且是全國(guó)73個(gè)典型應(yīng)用案例中唯一以RISC-V架構(gòu)為核心的成果。 作為一種新興芯片架構(gòu),RISC-V憑借其開(kāi)源、開(kāi)放、簡(jiǎn)潔、靈活的優(yōu)勢(shì),在此輪芯片產(chǎn)業(yè)周期中發(fā)展迅速。2019年玄鐵C910處理器推出,更是成為全球RISC-V從IoT領(lǐng)域到高性能應(yīng)用的起點(diǎn)。但在筆記本電腦領(lǐng)域,要
  • FSG中國(guó)正式成立,推動(dòng)嵌入式功能安全邁向新高度
    FSG中國(guó)正式成立,推動(dòng)嵌入式功能安全邁向新高度
    由普華基礎(chǔ)軟件、IAR、秒尼科(Munik)、芯來(lái)科技、恩智浦(NXP)、Parasoft、瑞薩電子(Renesas Electronics)7家領(lǐng)先企業(yè)作為初始成員共同組成的功能安全專(zhuān)家小組FSG中國(guó)12月10日宣布正式成立。此舉標(biāo)志著由國(guó)內(nèi)外領(lǐng)先的芯片及IP、嵌入式開(kāi)發(fā)工具、操作系統(tǒng)、軟件測(cè)試和功能安全技術(shù)服務(wù)廠商組成了強(qiáng)有力的組織,將推動(dòng)嵌入式功能安全(FuSa)技術(shù)和認(rèn)證邁向新的高度,力助
  • UPMEM選擇半動(dòng)態(tài)RISC-V AI IP用于大型語(yǔ)言模型應(yīng)用
    UPMEM選擇半動(dòng)態(tài)RISC-V AI IP用于大型語(yǔ)言模型應(yīng)用
    Semidynamics, the leading IP company for high performance, AI-enabled, RISC-V processors, is happy to announce that UPMEM has selected Semidynamics as its core provider for its next generation of LPDD
  • RISC-V工委會(huì)輪值會(huì)長(zhǎng)孟建熠:AI時(shí)代RISC-V的三大挑戰(zhàn)
    RISC-V工委會(huì)輪值會(huì)長(zhǎng)孟建熠:AI時(shí)代RISC-V的三大挑戰(zhàn)
    開(kāi)源的RISC-V有望搭乘“AI快車(chē)”,對(duì)芯片架構(gòu)產(chǎn)生變革,當(dāng)前很多AI芯片的底座都是基于RISC-V架構(gòu)。“RISC-V有望成為AI時(shí)代計(jì)算架構(gòu)變革的技術(shù)底座。”在日前舉辦的第六屆全球IC企業(yè)家大會(huì)上,中電標(biāo)協(xié)RISC-V工委會(huì)輪值會(huì)長(zhǎng)、阿里達(dá)摩院首席科學(xué)家、知合計(jì)算CEO孟建熠分享了RISC-V在AI時(shí)代的機(jī)遇,并指出,RISC-V在AI時(shí)代主要面臨三大挑戰(zhàn)。
  • 貿(mào)澤推出RISC-V技術(shù)資源中心探索開(kāi)源的未來(lái)
    貿(mào)澤推出RISC-V技術(shù)資源中心探索開(kāi)源的未來(lái)
    提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 推出內(nèi)容豐富的RISC-V資源中心,為設(shè)計(jì)工程師提供新技術(shù)和新應(yīng)用的相關(guān)知識(shí)。隨著開(kāi)源架構(gòu)日益普及,RISC-V從眾多選項(xiàng)中脫穎而出,成為開(kāi)發(fā)未來(lái)先進(jìn)軟硬件的新途徑。從智能手機(jī)和IoT設(shè)備,再到高性能計(jì)算,RISC-V正在各行各業(yè)中發(fā)展成為更主流的指令集架構(gòu) (ISA)。 與其他
  • 倪光南院士:擁抱開(kāi)源RISC-V,強(qiáng)化半導(dǎo)體產(chǎn)業(yè)鏈
    倪光南院士:擁抱開(kāi)源RISC-V,強(qiáng)化半導(dǎo)體產(chǎn)業(yè)鏈
    11月18日,第二十一屆中國(guó)國(guó)際半導(dǎo)體博覽會(huì)(IC China 2024)在北京國(guó)家會(huì)議中心開(kāi)幕,中國(guó)工程院院士倪光南出席開(kāi)幕式并做主題演講。他表示,開(kāi)源在新一代信息技術(shù)重點(diǎn)應(yīng)用中持續(xù)深化,已從軟件領(lǐng)域拓展至RISC-V為代表的硬件領(lǐng)域。開(kāi)源RISC-V架構(gòu)為全球芯片產(chǎn)業(yè)發(fā)展提供了新的機(jī)遇。
  • 2024“中國(guó)芯”出爐!賽昉科技昉·驚鴻-7110榮膺優(yōu)秀技術(shù)創(chuàng)新產(chǎn)品獎(jiǎng)
    2024“中國(guó)芯”出爐!賽昉科技昉·驚鴻-7110榮膺優(yōu)秀技術(shù)創(chuàng)新產(chǎn)品獎(jiǎng)
    2024中國(guó)微電子產(chǎn)業(yè)促進(jìn)大會(huì)在橫琴粵澳深度合作區(qū)隆重召開(kāi)。同期,第十九屆“中國(guó)芯”優(yōu)秀產(chǎn)品征集結(jié)果正式發(fā)布。通過(guò)層層評(píng)選,賽昉科技昉·驚鴻-7110(JH-7110)高性能RISC-V應(yīng)用處理器榮膺2024年“中國(guó)芯”優(yōu)秀技術(shù)創(chuàng)新產(chǎn)品獎(jiǎng)。 賽昉科技昉·驚鴻-7110高性能RISC-V應(yīng)用處理器獲得2024年“中國(guó)芯”優(yōu)秀技術(shù)創(chuàng)新產(chǎn)品獎(jiǎng) “中國(guó)芯”優(yōu)秀產(chǎn)品征集活動(dòng)自2006年創(chuàng)立以來(lái),已成功舉辦十
  • 航順芯片HK32MCU版圖再擴(kuò)張,深圳南山新基地助力集成電路核心圈突破
    航順芯片HK32MCU版圖再擴(kuò)張,深圳南山新基地助力集成電路核心圈突破
    深圳市南山區(qū),作為中國(guó)高新技術(shù)產(chǎn)業(yè)的重要聚集地,一直是集成電路企業(yè)的必爭(zhēng)之地。近期,深圳市航順芯片技術(shù)研發(fā)有限公司(下文簡(jiǎn)稱(chēng)“航順芯片”)隨著高精尖人才團(tuán)隊(duì)不斷壯大和方便辦公,始終堅(jiān)持人才在哪里辦公就在哪里,以人才和服務(wù)客戶為中心理念增設(shè)深圳南山辦事處,這一戰(zhàn)略性舉措標(biāo)志著航順芯片HK32MCU在集成電路核心領(lǐng)域的進(jìn)一步深入和資源的優(yōu)勢(shì)占領(lǐng)。 航順芯片自2013年成立以來(lái),一直堅(jiān)持高端32位MCU
  • RISC-V筆記——代碼移植指南
    RISC-V筆記——代碼移植指南
    本文記錄一些RISC-V內(nèi)存操作在不同平臺(tái)、場(chǎng)景下的使用方式,方便代碼在不同平臺(tái)上的移植。
  • RISC-V筆記——內(nèi)存模型總結(jié)
    RISC-V筆記——內(nèi)存模型總結(jié)
    Memory consistency model定義了使用Shared memory(共享內(nèi)存)執(zhí)行多線程(Multithread)程序所允許的行為規(guī)范。RISC-V使用的內(nèi)存模型是RVWMO(RISC-V Weak Memory Ordering),RVWMO內(nèi)存模型是根據(jù)全局內(nèi)存順序(global memory order)定義的,全局內(nèi)存順序是所有harts產(chǎn)生的內(nèi)存操作的總順序。通常,多線程程序有許多不同的可能執(zhí)行,每個(gè)執(zhí)行都有自己對(duì)應(yīng)的全局內(nèi)存順序。
  • RISC-V筆記——內(nèi)存模型公理
    RISC-V筆記——內(nèi)存模型公理
    在RISC-V中,只有當(dāng)存在一個(gè)全局內(nèi)存順序(global memory order)符合preserved program order,并且滿足load value axiom、atomicity axiom和progress axiom時(shí),RISC-V程序的執(zhí)行才遵循RVWMO內(nèi)存一致性模型。今天主要講下load value公理、atomicity公理和progress公理。
  • RISC-V筆記——Pipeline依賴(lài)
    RISC-V筆記——Pipeline依賴(lài)
    RISC-V的RVWMO模型主要包含了preserved program order、load value axiom、atomicity axiom、progress axiom和I/O Ordering。今天主要記錄下preserved program order(保留程序順序)中的Pipeline Dependencies(Pipeline依賴(lài))。
  • RISC-V筆記——RVWMO基本體
    RISC-V筆記——RVWMO基本體
    RISC-V使用的內(nèi)存模型是RVWMO(RISC-V Weak Memory Ordering),它是Release Consistency的擴(kuò)展,因此,RVWMO的基本體類(lèi)似于RC模型。
  • RISC-V筆記——顯式同步
    RISC-V筆記——顯式同步
    RISC-V的RVWMO模型主要包含了preserved program order、load value axiom、atomicity axiom、progress axiom和I/O Ordering。今天主要記錄下preserved program order(保留程序順序)中的Explicit Synchronization(顯示同步)。
  • RISC-V筆記——重疊地址排序
    RISC-V筆記——重疊地址排序
    RISC-V的RVWMO模型主要包含了preserved program order、load value axiom、atomicity axiom、progress axiom和I/O Ordering。今天主要記錄下preserved program order(保留程序順序)中的Overlapping-Address Orderings(重疊地址排序)。
  • RISC-V筆記——語(yǔ)法依賴(lài)
    RISC-V筆記——語(yǔ)法依賴(lài)
    Memory consistency model定義了使用Shared memory(共享內(nèi)存)執(zhí)行多線程(Multithread)程序所允許的行為規(guī)范。
  • RISC-V筆記——基礎(chǔ)
    RISC-V筆記——基礎(chǔ)
    基本整型ISA精選了最小的一組指令,這些指令足以為編譯器、匯編器、鏈接器和操作系統(tǒng)提供足夠的功能,它提供了一組便利的ISA和軟件工具鏈骨架,可以圍繞它構(gòu)建更多定制的處理器ISA。基本整型ISA與早期RISC處理器非常類(lèi)似,除了沒(méi)有分支延遲槽(branch delay slot)和可選的變長(zhǎng)指令編碼(Variable-length instruction encoding)。
  • 聊聊高通的芯片實(shí)力
    聊聊高通的芯片實(shí)力
    近期,關(guān)于高通的新聞?lì)H多。高通不是一個(gè)小眾的芯片公司,提到高通難免想到“手機(jī)芯片之王”、“蘋(píng)果無(wú)法打敗的公司”、“芯片行業(yè)里最懂專(zhuān)利的公司”.......這些標(biāo)簽伴隨著高通公司發(fā)展,直至它成為全球芯片巨頭。
  • 智權(quán)半導(dǎo)體/SmartDV力助高速發(fā)展的中國(guó)RISC-V CPU IP廠商走上高質(zhì)量發(fā)展之道
    進(jìn)入2024年,全球RISC-V社群在技術(shù)和應(yīng)用兩個(gè)方向上都在加快發(fā)展,中國(guó)國(guó)內(nèi)的RISC-V CPU IP提供商也在內(nèi)核性能和應(yīng)用擴(kuò)展方面取得突破。從幾周前在杭州舉行的2024年RISC-V中國(guó)峰會(huì)以及其他行業(yè)活動(dòng)和廠商活動(dòng)中,可以清楚地看到這一趨勢(shì)。作為全球領(lǐng)先的IP供應(yīng)商,SmartDV也從其中國(guó)的客戶和志趣相投的RISC-V CPU IP供應(yīng)商那里獲得了一些建議和垂詢,希望和我們建立伙伴關(guān)

正在努力加載...