6.6? ADC帶進(jìn)位的加法指令
1.指令的編碼格式
ADC加操作指令,將寄存器<shifter_operand>的值加上<Rn>表示的數(shù)值,再加上CPSR中的C條件標(biāo)志位的值,將結(jié)果保存到目標(biāo)寄存器<Rd>中,并根據(jù)指令的執(zhí)行結(jié)果設(shè)置CPSR中相應(yīng)的標(biāo)志位。
指令的編碼格式如圖6.7所示。
圖6.7? ADC指令的編碼格式
2.指令的語法格式
ADC{<cond>}{S}? <Rn>,<Rn>,<shifter_operand>
① <cond>
為指令編碼中的條件域。它指示指令在什么條件下執(zhí)行。當(dāng)<cond>忽略時(shí),指令為無條件執(zhí)行(cond=AL(Alway))。
② <S>
S位(bit[20])決定指令的操作是否影響CPSR中條件標(biāo)志位的值。當(dāng)S=1時(shí)指令更新CPSR中條件標(biāo)志位的值;當(dāng)S=0時(shí)指令不更新CPSR中條件標(biāo)志位的值。當(dāng)S=1時(shí),有下面兩種情況。
·? 如果<Rd>不是R15,CPSR中的N和Z位根據(jù)指令的執(zhí)行結(jié)果設(shè)置。C位根據(jù)指令操作是否產(chǎn)生一個(gè)進(jìn)位(即一個(gè)無符號溢出)來設(shè)置;V位根據(jù)是否有帶符號的溢出來設(shè)置。CPSR中的其他位不受影響。
·? 如果<Rd>是程序計(jì)數(shù)器R15,則當(dāng)前程序狀態(tài)的SPSR拷貝到CPSR。如果處理器處于用戶模式或系統(tǒng)模式,則指令的執(zhí)行結(jié)果不可預(yù)知。因?yàn)檫@兩種模式?jīng)]有自己的私有SPSR寄存器。
③ <Rd>
指定目標(biāo)寄存器。
④ <Rn>
指定第一個(gè)源操作數(shù)寄存器。
⑤ <shifter_operand>
使用ARM的通用尋址模式確定第二個(gè)源操作數(shù)。它影響指令編碼格式中的I(bit[25])位和shifter_operand(bits[11∶0])位。
3.指令操作的偽代碼
指令操作的偽代碼如下面程序段所示。
If? ConditionPassed{cond}? then
???? Rd=Rn + shifter_operand+C Flag
???? If? S==1? and? Rd==r15? then
????????? CPSR=SPSR
???? Else? if? S==1? then
????????? N flag=Rd[31]
????????? Z flag=if? Rd==0? then? 1? else? 0
????????? C flag=CarryFrom{ Rn + shifter_operand +C Flag}
????????? V flag=OverflowFrom{ Rn + shifter_operand +C Flag }
4.指令舉例
【例6.6】ADC指令舉例。
ADC 將把兩個(gè)操作數(shù)加起來,并把結(jié)果放置到目的寄存器中。它使用一個(gè)進(jìn)位標(biāo)志位,這樣就可以做比32位大的加法。下面的例子將加兩個(gè) 128 位的數(shù)。
128位結(jié)果:寄存器R0、R1、R2和R3
第一個(gè)128位數(shù):寄存器 R4、R5、R6和R7
第二個(gè)128位數(shù):寄存器 8、9、10和11。
? ADDS??? R0, R4, R8????????????? ;加低端的字
? ADCS??? R1, R5, R9????????????? ;加下一個(gè)字,帶進(jìn)位
? ADCS??? R2, R6, R10???????????? ;加第三個(gè)字,帶進(jìn)位
? ADCS??? R3, R7, R11???????????? ;加高端的字,帶進(jìn)位