?
6.2? EOR邏輯異或指令
1.指令的編碼格式
邏輯異或EOR(Exclusive OR)指令將寄存器<Rn>中的值和<shifter_operand>的值執(zhí)行按位“異或”操作,并將執(zhí)行結果存儲到目的寄存器<Rd>中,同時根據(jù)指令的執(zhí)行結果更新CPSR中相應的條件標志位。
指令的編碼格式如圖6.3所示。
圖6.3? EOR指令的編碼格式
2.指令的語法格式
EOR{<cond>}{S}? <Rn>,<Rn>,<shifter_operand>
① <cond>
為指令編碼中的條件域。它指示指令在什么條件下執(zhí)行。當<cond>忽略時,指令為無條件執(zhí)行(cond=AL(Alway))。
② <S>
S位(bit[20])決定指令的執(zhí)行是否影響CPSR中的條件域。當S位清0時,指令執(zhí)行不影響CPSR。當S位置位時(并且不是r15),則有以下規(guī)則。
·? 如果結果為負,則標志位N置位;否則清0(也就是說N等于結果的第31位)。
·? 如果結果為0,則標志位Z置位;否則清0。
·? 當操作定義為算術操作(ADD、ADC、SUB、SBC、RSB或RSC)時,標志位C設置為ALU的進位輸出;否則設置為移位器的進位輸出。如果不需要移位,則保持C。
·? 在非算術操作中,標志位V保持原值。在算術操作中,如果有從第30位到第31位的溢出,則置位;如果不發(fā)生溢出,則清0。僅當算術操作中操作數(shù)被認為是2的補碼的有符號數(shù)時,這個標志位才有意義,而且指示結果超出范圍。
若指令中的目標寄存器<Rd>為r15,則當前處理器模式對應的SPSR的值被復制到CPSR寄存器中。用戶模式和系統(tǒng)模式下,由于沒有相應的SPSR,指令的執(zhí)行結果不可預知。
③ <Rd>
指定目標寄存器。
④ <Rn>
指定第一個源操作數(shù)寄存器。
⑤ <shifter_operand>
使用ARM的通用尋址模式確定第二個源操作數(shù)。它影響指令編碼格式中的I(bit[25])位和shifter_operand(bits[11∶0])位。
注意 |
當指令的編碼格式中I位等于0,并且移位操作數(shù)shifter_operand中bit[7]和bit[4]也都等于1,則指令并非EOR指令。詳情請參閱ARM系統(tǒng)結構參考手冊。 |
?
3.指令操作的偽代碼
指令操作的偽代碼如下面程序段所示。
If? ConditionPassed{cond}? then
???? Rd=Rn EOR shifter_operand
???? If? S==1? and? Rd==r15? then
???? CPSR=SPSR
???? Else? if? S==1? then
?????????? N flag=Rd[31]
?????????? Z flag=if? Rd==0? then? 1? else? 0
?????????? C flag=shifter_carry_out
?????????? V flag=unaggected
4.指令舉例
【例6.2】EOR指令舉例。
(1)EOR的真值表(二者不同則結果為1)如表6.3所示。
表6.3??? EOR指令真值表
Op_1 |
Op_2 |
結??? 果 |
0 |
0 |
0 |
0 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
0 |
(2)反轉R0中的位0和1
EOR???? R0, R0, #3????????????? ;
(3)將R1的低4位取反
EOR???? R1,R1,#0x0F;
(4)R2=R1∧R0
EOR???? R2,R1,R0;
(5)將R5和0x01進行邏輯異或,結果保存到R0,并根據(jù)執(zhí)行結果設置標志位。
EORS???? R0,R5,#0x01;