加入星計(jì)劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴(kuò)散
  • 作品版權(quán)保護(hù)
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長期合作伙伴
立即加入
  • 正文
  • 相關(guān)推薦
  • 電子產(chǎn)業(yè)圖譜
申請入駐 產(chǎn)業(yè)圖譜

TP觸摸屏抗干擾問題

2022/07/26
1951
閱讀需 4 分鐘
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

今天講一下觸摸屏的接口和容易遇到的干擾問題。

觸摸屏 TP,一般是I2C通信,SDA/SCL,通信頻率100Khz或者400Khz.

再就是復(fù)位 rst,中斷 int,和電源VDD。

EFT干擾 電快速瞬變脈沖群,對電路有很大的危害,沒處理好,可能會導(dǎo)致,周圍的或者系統(tǒng)內(nèi)大功率負(fù)載的啟停,影響整個(gè)控制系統(tǒng)的正常工作。理論上,EFT是從電源(適配器)加干擾進(jìn)來,如果輸入的電源(適配器)抗干擾能力足夠強(qiáng),過濾干擾的能力足夠厲害,設(shè)備是沒什么問題的。

CS 傳導(dǎo)騷擾抗擾度,TP上一般測試150kHz~80Mhz,也是通過電源(適配器)進(jìn)入。主要是通過耦合到信號上對信號傳輸進(jìn)行干擾。

假設(shè)這是一個(gè)設(shè)備。

設(shè)備通過適配器供電后,會通過內(nèi)部PMU或者DCDC,BOOST等轉(zhuǎn)為VDD,VCC,1V8等器件工作需要的電源電壓。

而CS和EFT干擾,是通過連接外部適配器或者其他電源接口。

那么這些干擾一部分會通過電源路徑干擾到器件工作,另一部分可能通過空間耦合到信號上,影響設(shè)備正常工作。

在打EFT和CS的時(shí)候,往往會遇到TP飛線,跳線,短線的問題。

CS的時(shí)候碰到問題,首先可以記錄遇到問題的頻點(diǎn),需要反復(fù)多次測試,抓取所有問題頻點(diǎn)。固件上規(guī)避問題頻點(diǎn)。

EFT 的時(shí)候碰到問題,需要考慮改善電源,將電源處理干凈,避免電源干擾影響器件正常工作。

除此之外,硬件上,也可以做對應(yīng)的優(yōu)化。

首先,電源。EFT干擾主要是通過電源進(jìn)去的,所以在電源上,最好預(yù)留串阻,后續(xù)調(diào)試如果覺得電源上受到了干擾,可以將電源改成磁珠,注意按照實(shí)際使用場景選擇合適的磁珠規(guī)格(電流)。另外預(yù)留電容,一大一小,實(shí)測中發(fā)現(xiàn)大uF電容加pF電容并聯(lián)效果比較好。

其次,地 GND。Layout可以做單點(diǎn)接地,最好單點(diǎn)地方也串阻,如果沒有干擾問題,可以直接用0Ω電阻,如果有異常也可以串磁珠試驗(yàn)。

剩下幾個(gè)信號腳,建議同樣建議做串阻和預(yù)留電容處理,如果要求比較高,也可以串接抗干擾器件,或者加TVS。加TVS時(shí)注意TVS的電容和TVS的工作電壓,選擇合適參數(shù)的TVS。此外,在SCL頻率比較高的情況下看波形決定是否加電容,加的電容不能影響時(shí)序,建立/保持時(shí)間需要滿足。在實(shí)測中發(fā)現(xiàn)pF級電容對改善CS干擾有比較好的效果。

相關(guān)推薦

電子產(chǎn)業(yè)圖譜

凡億教育,電子工程師夢工廠,自成立以來,凡億教育一直秉承“凡事用心,億起進(jìn)步”的態(tài)度,致力于打造電子設(shè)計(jì)實(shí)戰(zhàn)培訓(xùn)教育品牌,推進(jìn)電子設(shè)計(jì)專業(yè)應(yīng)用型人才培養(yǎng)。