上海合見工業(yè)軟件集團(tuán)有限公司(簡稱“合見工軟”)近日推出多款EDA產(chǎn)品和解決方案,以更好地解決芯片開發(fā)中的功能驗證、調(diào)試和大規(guī)模測試管理,以及先進(jìn)封裝系統(tǒng)級設(shè)計協(xié)同等不同任務(wù)的挑戰(zhàn)。
本次發(fā)布的EDA產(chǎn)品和解決方案包括:??
?
??? ?新一代時序驅(qū)動(Timing-Driven)的高性能原型驗證系統(tǒng)UniVista Advanced Prototyping System(簡稱“UV APS”)——快速自動化實現(xiàn)4-100顆VU19P FPGA級聯(lián)規(guī)模的芯片高性能原型驗證;
??? ?先進(jìn)封裝協(xié)同設(shè)計檢查工具UniVista Integrator(簡稱“UVI”)的Sign-off級完整功能版;
??? ?高效易用的數(shù)字功能仿真調(diào)試工具UniVista Debugger(簡稱“UVD”);
??? ?強大靈活的大規(guī)模功能驗證回歸測試管理平臺UniVista Verification Productivity System(簡稱“VPS”);
??? ?即插即用的混合原型系統(tǒng)級IP驗證方案UniVista Hybrid IPK(簡稱“HIPK”)。
UV APS全新功能升級版集成了先進(jìn)的時序驅(qū)動全流程編譯軟件APS Compiler,自研的強大前端編譯處理引擎,可以快速實現(xiàn)多種類型設(shè)計的移植和啟動,降低用戶初期部署成本;APS Compiler內(nèi)嵌功能更強大的時序驅(qū)動引擎,并通過大范圍TDM ratio自動優(yōu)化求解,面對10億門以上設(shè)計亦能自動化快速實現(xiàn)更卓越的性能。全新版的UV APS同時還提供了寄存器回讀和深度調(diào)試等多樣化調(diào)試手段。硬件系統(tǒng)支持4-100顆VU19P FPGA的級聯(lián),單套設(shè)備采用4顆FPGA,最大容量支持25套設(shè)備級聯(lián);合見工軟同時提供了面向多種行業(yè)應(yīng)用的原型驗證子卡及快速定制服務(wù),支持PCIe Gen5、DDR5、HBM2e等高性能接口速率適配,支持虛擬原型混合驗證等一系列適配多種典型應(yīng)用的解決方案,使用戶可以輕松應(yīng)對原型驗證的各種復(fù)雜場景需求。
UVI增強版完善了先進(jìn)封裝設(shè)計在IC、Package、PCB設(shè)計協(xié)同的Sign-off功能,支持全面的系統(tǒng)互連一致性檢查(System-Level LVS),合見工軟在仿真生產(chǎn)設(shè)計環(huán)境所得準(zhǔn)確率、覆蓋率均達(dá)100%。該版本將檢查效率提高了96倍,從上一版檢查600,000管腳8分鐘提升至5秒鐘;同時,在圖形顯示性能、效果與精度上都有大幅提升。目前UVI增強版已在業(yè)內(nèi)多家客戶應(yīng)用。UVI采用工業(yè)軟件的高端技術(shù),融合先進(jìn)的底層架構(gòu)及EDA行業(yè)先進(jìn)封裝產(chǎn)業(yè)鏈高效優(yōu)秀的設(shè)計實踐,為行業(yè)各領(lǐng)域客戶提供高效直觀簡潔的系統(tǒng)級協(xié)同設(shè)計環(huán)境。同時,UVI更多新的迭代功能也將在不久后陸續(xù)推出。
UVD通過采用前沿的技術(shù),實現(xiàn)了高性能、高容量的架構(gòu)和關(guān)鍵技術(shù)設(shè)計,支持智能源代碼追蹤,可以兼容業(yè)界不同的驗證工具和方案,同時具有簡潔易用的用戶界面。其產(chǎn)品功能的設(shè)計立足于用戶的實際需求并適應(yīng)驗證流程和方法學(xué)的發(fā)展。
UVD可以在編譯源文件的基礎(chǔ)上,生成高性能、大容量的設(shè)計及驗證環(huán)境信息數(shù)據(jù)庫,其配合合見工軟驗證工具或第三方驗證工具可以生成統(tǒng)一的高壓縮比的波形數(shù)據(jù)庫(USDB),利用簡潔易用、快速響應(yīng)的可視化界面,用戶可以高效完成調(diào)試任務(wù),加速驗證收斂。
VPS實現(xiàn)了以覆蓋率為驅(qū)動的自動化數(shù)字前端驗證流程管理和海量數(shù)據(jù)管理,它為用戶提供了從初始驗證計劃創(chuàng)建、回歸執(zhí)行、回歸數(shù)據(jù)收集挖掘、智能錯誤調(diào)試、項目追蹤到最終覆蓋率收斂的完整流程管理與支持。同時VPS具備優(yōu)秀的廣泛性和可定制性,不僅支持運行業(yè)界的多種驗證工具,還提供靈活的API接口,使其與CI/CD、缺陷管理等第三方工具的定制化集成成為可能。VPS采用分布式技術(shù)和高性能數(shù)據(jù)庫技術(shù),有效避免單點故障帶來的系統(tǒng)崩潰,支持不間斷服務(wù)的平滑增量部署機制,實現(xiàn)多用戶、多項目間的跨區(qū)域高性能統(tǒng)一管理。該產(chǎn)品還提供了靈活友好的用戶界面,包含命令行界面和可視化界面,使用戶可以方便直觀地進(jìn)行流程數(shù)據(jù)管理和項目追蹤。
HIPK作為方便易集成的軟硬件協(xié)同驗證平臺,充分利用了虛擬原型和FPGA原型驗證系統(tǒng)的優(yōu)勢,在項目早期就可為用戶提供一個軟件開發(fā)調(diào)試以及IP子系統(tǒng)軟硬件協(xié)同驗證的環(huán)境,從而加速軟硬件驗證的收斂。虛擬側(cè)處理器支持ARM/RISC-V/x86主流指令集架構(gòu),transactor支持AMBA接口,可滿足大多數(shù)軟硬件設(shè)計需求。除FPGA原有調(diào)試手段外,HIPK提供了豐富的API接口以方便用戶直接調(diào)試FPGA,同時還支持基于Eclipse CDT的軟件調(diào)試環(huán)境,提升軟件開發(fā)人員的操作體驗。另外值得一提的是,目前FPGA原型驗證系統(tǒng)支持合見工軟UV APS與Phine Design系列產(chǎn)品,并提供了FMC、GTY等多種擴展接口、內(nèi)嵌和外接存儲方案,大大擴展了用戶的應(yīng)用場景。
合見工軟首席技術(shù)官賀培鑫表示:“新一代UV APS原型驗證產(chǎn)品增強了多種時序驅(qū)動引擎在編譯流程各個環(huán)節(jié)的支持,我們的數(shù)項專利技術(shù)確保高效實現(xiàn)4-100顆VU19P FPGA級聯(lián)規(guī)模設(shè)計的性能優(yōu)化,UV APS同時優(yōu)化了快速設(shè)計移植功能,大幅節(jié)省了用戶的時間和精力。
“作為強調(diào)用戶體驗的功能調(diào)試工具,UVD一直秉承調(diào)試工程師實際使用需求至上的設(shè)計理念,在處理復(fù)雜問題定位時,為用戶提供快速易用,且極具親和力的一流調(diào)試體驗。
“我們專注于幫助客戶提升驗證項目整體執(zhí)行效率,新推出的VPS工具套件在自動Re-run/Re-try等回歸測試效率提升方面表現(xiàn)優(yōu)異,VPS基于開放式架構(gòu)的一鍵式部署,維護(hù)簡單,同時更好地支持了大型客戶跨集群、多地域部署需求。
“同期發(fā)布的增強版UVI先進(jìn)封裝協(xié)同設(shè)計工具,則首次真正意義上實現(xiàn)了Sign-off級一致性檢查功能?!?/p>
中興微電子有線系統(tǒng)部部長賀志強表示:“非常高興看到合見工軟在如此短的時間內(nèi)推出這么多款高質(zhì)量的EDA產(chǎn)品,可以切實幫助芯片客戶應(yīng)對設(shè)計驗證中的各項挑戰(zhàn)。VPS為中興通訊在芯片驗證管理解決方案上提供了新的選擇,尤其針對中興這樣多項目、多團(tuán)隊、多地域的復(fù)雜部署需求,VPS在回歸執(zhí)行效率上的出色表現(xiàn)甚至超出目前主流EDA廠商的對應(yīng)工具。UVD圖形界面簡潔易用、響應(yīng)快速、運行穩(wěn)定,其提供的高性能波形格式和關(guān)鍵調(diào)試功能,能夠滿足我們實際項目中的主要驗證調(diào)試場景的需求。同時UV APS基于時序驅(qū)動自動分割的compiler性能以及靈活強大的虛擬側(cè)擴展方案令我們印象深刻,很期待UV APS后續(xù)在中興大規(guī)模芯片原型驗證項目中成功落地?!?/p>
欲了解更多詳情或購買相關(guān)產(chǎn)品,歡迎垂詢sales@univista-isg.com。
關(guān)于合見工軟
上海合見工業(yè)軟件集團(tuán)有限公司(簡稱“合見工軟”)作為自主創(chuàng)新的高性能工業(yè)軟件及解決方案提供商,以EDA(電子設(shè)計自動化,Electronic Design Automation)領(lǐng)域為首先突破方向,致力于幫助半導(dǎo)體芯片企業(yè)解決在創(chuàng)新與發(fā)展過程中所面臨的嚴(yán)峻挑戰(zhàn)和關(guān)鍵問題,并成為他們值得信賴的合作伙伴。
了解更多詳情,請訪問www.univista-isg.com。
?