加入星計(jì)劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴(kuò)散
  • 作品版權(quán)保護(hù)
  • 300W+ 專(zhuān)業(yè)用戶(hù)
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長(zhǎng)期合作伙伴
立即加入
  • 正文
  • 相關(guān)推薦
  • 電子產(chǎn)業(yè)圖譜
申請(qǐng)入駐 產(chǎn)業(yè)圖譜

干貨 | Cortex-M系統(tǒng)中斷延遲及其測(cè)量方法

2021/11/27
540
閱讀需 7 分鐘
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

大家好,我是痞子衡,是正經(jīng)搞技術(shù)的痞子。今天痞子衡給大家分享的是Cortex-M系統(tǒng)中斷延遲及其測(cè)量方法。

嵌入式領(lǐng)域里,實(shí)時(shí)性是個(gè)經(jīng)常被我們掛在嘴邊的概念,這里的實(shí)時(shí)性主要強(qiáng)調(diào)得是當(dāng)外界事件發(fā)生時(shí),系統(tǒng)是否能在規(guī)定的時(shí)間范圍內(nèi)予以響應(yīng)處理,這個(gè)時(shí)間閾值越小,系統(tǒng)的實(shí)時(shí)性就越高。當(dāng)然關(guān)于這個(gè)實(shí)時(shí)性,也有軟硬之分,硬實(shí)時(shí)要求的是設(shè)定的時(shí)間閾值內(nèi)必須完成響應(yīng),而軟實(shí)時(shí)則僅需根據(jù)任務(wù)的優(yōu)先級(jí)盡可能快地完成響應(yīng)即可。

無(wú)論是 RTOS 環(huán)境還是裸機(jī)環(huán)境下,系統(tǒng)最原始的實(shí)時(shí)性保障其實(shí)來(lái)自于 MCU 內(nèi)核的中斷響應(yīng)能力,關(guān)于中斷響應(yīng)能力有一個(gè)重要指標(biāo)叫中斷延遲時(shí)間,今天我們就來(lái)聊一聊 Cortex-M 內(nèi)核的中斷延遲及其測(cè)量方法:

一、什么是系統(tǒng)中斷延遲?

所謂中斷延遲,即從中斷請(qǐng)求 IRQ 信號(hào)置起開(kāi)始到內(nèi)核進(jìn)入執(zhí)行該中斷 ISR 第一條指令時(shí)的間隔,如下圖所示, 箭頭范圍內(nèi)的 11 個(gè)周期就是中斷延遲時(shí)間。關(guān)于這個(gè)概念,ARM 公司專(zhuān)家 Joseph Yiu 的一篇博客 《Cortex-M內(nèi)核系統(tǒng)中斷延遲入門(mén)指南》 介紹得很詳細(xì)。

 

為什么會(huì)有中斷延遲?其實(shí)這是無(wú)法避免的,當(dāng)內(nèi)核在執(zhí)行 main thread 代碼時(shí),來(lái)了中斷事件,NVIC 里對(duì)應(yīng) IRQ 信號(hào)被置起,內(nèi)核接到 NVIC 通知后壓棧保存現(xiàn)場(chǎng)(以便中斷 ISR 處理完成時(shí)回到被打斷的 main thread 地方),然后再?gòu)闹袛嘞蛄勘砝锶〕鰧?duì)應(yīng)中斷 ISR 來(lái)執(zhí)行,這一系列動(dòng)作是需要時(shí)間的。

Cortex-M 家族發(fā)展至今,已有 M0/M0+/M1/M3/M4/M7/M23/M33/M35P/M55 等多款內(nèi)核,這些內(nèi)核的中斷延遲時(shí)間不一,如下表所示。注意表中的數(shù)值單位是內(nèi)核的時(shí)鐘周期,并且是在零等待內(nèi)存系統(tǒng)條件下結(jié)果(即代碼鏈接在零等待內(nèi)存里)。

  • Note1: 一般來(lái)說(shuō) MCU 內(nèi)部與內(nèi)核同頻的 SRAM 是標(biāo)準(zhǔn)的零等待內(nèi)存。Note2: 許多運(yùn)行頻率超過(guò) 100MHz 的微控制器會(huì)搭配非常慢的 Flash 存儲(chǔ)器(例如 30 - 50MHz),雖然可以使用 Flash 訪(fǎng)問(wèn)加速硬件來(lái)提高性能,但中斷延遲仍然受到 Flash 存儲(chǔ)系統(tǒng)等待狀態(tài)的影響。

 

二、如何測(cè)量系統(tǒng)中斷延遲?

測(cè)量 Cortex-M 的中斷延遲方法有很多,任何一個(gè)帶中斷的 MCU 外設(shè)模塊都可以用來(lái)測(cè)中斷延遲,Cortex-M 中斷延遲時(shí)間跟觸發(fā)中斷的具體外設(shè)模塊類(lèi)型基本上是無(wú)關(guān)的(最多受一點(diǎn)該外設(shè)中斷信號(hào)同步周期的影響)。

利用 GPIO 模塊來(lái)測(cè)量 Cortex-M 的中斷延遲是最簡(jiǎn)單的方法,選擇兩個(gè) GPIO,一個(gè)配置為輸入(GPIO_IN),另一個(gè)配置為上拉輸出(GPIO_OUT,初態(tài)設(shè)為高),開(kāi)啟 GPIO_IN 的邊沿中斷(比如下降沿),在 GPIO_IN 邊沿中斷 ISR 里翻轉(zhuǎn)兩次 GPIO_OUT,然后用示波器測(cè)量?jī)蓚€(gè) GPIO 信號(hào)邊沿間隔得出中斷延遲時(shí)間。

uint32_t s_pin_low  = 0x0;
uint32_t s_pin_high = 0x1;

void GPIO_IN_IRQHandler(void)
{
    GPIO_OUT->DR = s_pin_low;
    GPIO_OUT->DR = s_pin_high;

    ClearInterruptFlag(GPIO_IN);
    __DSB();
}

需要注意的是在如上 GPIO_IN_IRQHandler 函數(shù)偽代碼里,我們對(duì) GPIO_OUT 做了兩次翻轉(zhuǎn),這是有必要的。我們隨便選擇一個(gè) CM7 芯片去實(shí)際編譯(IAR環(huán)境下,無(wú)優(yōu)化)可以看到如下匯編代碼,每一次翻轉(zhuǎn)實(shí)際上由四條指令組成,我們作為計(jì)時(shí)基準(zhǔn)的 GPIO_OUT 第一個(gè)邊沿其實(shí)是 ISR 里執(zhí)行了第一句翻轉(zhuǎn)代碼后的時(shí)刻,而中斷延遲是不包含第一句翻轉(zhuǎn)代碼執(zhí)行時(shí)間的。因?yàn)橹噶盍魉€(xiàn)優(yōu)化等復(fù)雜情況,我們就不從理論上計(jì)算四條指令實(shí)際消耗時(shí)鐘周期數(shù),直接再翻轉(zhuǎn)一次 GPIO_OUT,測(cè)量 GPIO_OUT 低電平時(shí)間即認(rèn)為是這四條指令執(zhí)行時(shí)間。

 

因此最終中斷延遲時(shí)間 td = t1 - t2,其中 t1、t2 是我們可以測(cè)量出來(lái)的時(shí)間。此外,td 時(shí)間內(nèi)包含了 tx,這個(gè) tx 是 I/O 跳變信號(hào)到芯片內(nèi)部 IRQ 置起的時(shí)間,這個(gè)時(shí)間是芯片系統(tǒng)所需的同步時(shí)間,因芯片設(shè)計(jì)而異,本應(yīng)不被計(jì)算在系統(tǒng)中斷延遲內(nèi),但因?yàn)檫@個(gè)時(shí)間無(wú)法測(cè)量,故而就放在中斷延遲里了,也算是一點(diǎn)小小誤差吧。

下一篇我們將在實(shí)際 Cortex-M 芯片上用這種方法去實(shí)測(cè)中斷延遲,敬請(qǐng)期待。

至此,Cortex-M系統(tǒng)中斷延遲及其測(cè)量方法痞子衡便介紹完畢了,掌聲在哪里~~~

相關(guān)推薦

電子產(chǎn)業(yè)圖譜

碩士畢業(yè)于蘇州大學(xué)電子信息學(xué)院,目前就職于恩智浦(NXP)半導(dǎo)體MCU系統(tǒng)部門(mén),擔(dān)任嵌入式系統(tǒng)應(yīng)用工程師。痞子衡會(huì)定期分享嵌入式相關(guān)文章