提供跨晶圓廠 IP,優(yōu)化功率與性能
Movellus 和 Tenstorrent 宣布,作為戰(zhàn)略合作的一部分,Tenstorrent 已獲得 Movellus 數(shù)字 IP 系列的授權(quán),用于其 AI 和 HPC 解決方案。 此次合作旨在利用雙方公司的優(yōu)勢,開發(fā)基于芯粒的解決方案,以在優(yōu)化功耗的同時增強性能。 Movellus Aeonic 數(shù)字 IP 使 Tenstorrent 能夠利用先進的時鐘技術(shù)降低總體能耗。
“通過與 Movellus 合作并整合其技術(shù),我們優(yōu)化了處理器的能效,并持續(xù)鞏固 Tenstorrent 在可擴展 AI 芯粒領(lǐng)域的領(lǐng)先地位?!盩enstorrent 首席運營官 Keith Witek 表示。
Movellus 的 Aeonic 產(chǎn)品組合旨在解決現(xiàn)代計算中的關(guān)鍵基礎(chǔ)設施挑戰(zhàn),包括片上傳感、數(shù)字時鐘技術(shù)和電力傳輸。 值得一提的是,數(shù)字自適應時鐘系列推動了每核分布式時鐘和細粒度動態(tài)頻率縮放 (DFS) 等架構(gòu)進步。 此外,這些產(chǎn)品與驟降檢測器配合使用時,可提供先進的時鐘管理功能。這不僅能有效減輕驟降現(xiàn)象,降低最小工作電壓,還能最大限度地減少對系統(tǒng)性能的影響。 借助這些產(chǎn)品,可以將本地化時鐘、DFS、DVFS 和驟降緩解結(jié)合到一個統(tǒng)一的解決方案中,從而簡化設計并便利集成。
“Movellus 數(shù)字時鐘技術(shù)使我們能夠在整個芯片中分布數(shù)字 PLL,實現(xiàn)本地化的細粒度時鐘控制,這是傳統(tǒng)模擬 PLL 所無法做到的?!盩enstorrent SoC 硬件工程高級總監(jiān) Michael Smith 表示。 “此外,他們的數(shù)字架構(gòu)不依賴于特定工藝,能夠在多設備上提供統(tǒng)一的軟件界面?!?/p>
“Tenstorrent 憑借其新穎且可擴展的硬件架構(gòu)和軟件棧,在 AI 和 HPC 計算領(lǐng)域處于領(lǐng)先地位?!盡ovellus 首席執(zhí)行官 Mo Faisal 表示。 “我們很高興能參與到這一從基礎(chǔ)做起的方法中來,它為 AI 和 HPC 計算的進步打下了堅實基礎(chǔ),旨在最大限度地提高能效 — 這是 AI 時代亟需的發(fā)展。”