加入星計(jì)劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴(kuò)散
  • 作品版權(quán)保護(hù)
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長期合作伙伴
立即加入
  • 正文
    • 1.1 Timing Arc概念
    • 1.2 Timing Arcs的類型
    • 1.3Timing Sense(時(shí)序感知)
  • 推薦器件
  • 相關(guān)推薦
  • 電子產(chǎn)業(yè)圖譜
申請(qǐng)入駐 產(chǎn)業(yè)圖譜

FPGA設(shè)計(jì)時(shí)序分析概念之Timing Arc

2023/12/18
4215
閱讀需 5 分鐘
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

1.1 Timing Arc概念

在時(shí)序工具對(duì)設(shè)計(jì)進(jìn)行時(shí)序分析時(shí),經(jīng)常會(huì)看到一個(gè)概念Timing Arch(時(shí)序弧)。Timing Arc是一個(gè)信號(hào)一個(gè)單元Cell的輸入引腳Pin到該單元輸出引腳Output Pin間的路徑。對(duì)于一個(gè)單元Cell,可以存在多個(gè)時(shí)序弧,通過時(shí)序弧的信息,我們可以計(jì)算每一段路徑的時(shí)延從而進(jìn)行時(shí)序分析以及優(yōu)化。

1.2 Timing Arcs的類型

時(shí)序弧分為單元弧Cell Arc和線弧Net Arc,單元弧有分為組合邏輯弧和時(shí)序邏輯弧

組合邏輯弧:信號(hào)從組合邏輯單元的輸入引腳到輸出引腳的路徑

時(shí)序邏輯弧:信號(hào)從時(shí)序邏輯單元(如觸發(fā)器FF和鎖存器Latch)的時(shí)鐘輸入引腳Clock Pin到輸出引腳,或者是時(shí)鐘輸入引腳到時(shí)序單元的其他輸入引腳,下圖中ck到D之間的時(shí)序弧即是用于setup、hold分析,CK到Q的路徑為時(shí)序單元內(nèi)部的傳輸時(shí)延。

線弧:一個(gè)單元的輸出引腳到另一個(gè)單元輸入引腳之間的路徑即為線弧Net Arcs,線弧引起信號(hào)在時(shí)序路徑中的Net中存在傳輸時(shí)延。

1.3Timing Sense(時(shí)序感知)

Timing Sense時(shí)序感知是時(shí)序弧中源引腳到目的引腳的邊沿傳輸變換,可以分為三類:Positive unate,Negative unate和Non unate,Timing Sense也可稱為Unateness(單邊性)。

Positive unate arc: 如果源引腳的上升沿切換能引起目的引腳的上升沿切換,則該段弧即為正級(jí)弧。如AND與門單元,OR或門單元,緩沖器BUFFER以及所有的Net arc都屬于Positive Unate arcs。

以AND門為例,AND邏輯門真值表如下圖

分析如下:

A=0,B為0-》1時(shí),輸出Y不會(huì)變化,一直為0

A=1,B為0-》1時(shí),輸出也是上升沿切換

B=0,A為0-》1時(shí),輸出Y不會(huì)變化,一直為0

B=1,A為0-》1時(shí),輸出也是上升沿切換

上升沿切換圖如下

下降沿切換如下圖

因此,AND存在4個(gè)時(shí)序?。荷仙貢r(shí),輸入引腳A,引腳B到輸出Y,下降沿時(shí)輸入引腳A,引腳B到輸出Y.

Negative unate arc:如果源引腳的上升沿切換能引起目的引腳的下降沿切換,則該段弧即為負(fù)級(jí)弧。如NAND與非門單元,NOR或非門單元以及反相器都屬于Negative Unate arcs。

以或非門為例,真值表如下圖

分析如下

A=0,B為0-》1時(shí),輸出Y下降沿切換

A=1,B為0-》1時(shí),輸出Y不變,為0

B=0,A為0-》1時(shí),輸出Y下降沿變換

B=1,A為0-》1時(shí),輸出Y不變,為0

上升沿切換如下

下降沿切換如下

同樣地,NOR存在4個(gè)時(shí)序?。荷仙貢r(shí),輸入引腳A,引腳B到輸出Y,下降沿時(shí)輸入引腳A,引腳B到輸出Y,和Positive unate arc不同的是輸出邊沿切換與輸入相反。

Non Unate arc:如果源引腳的邊沿切換與目的引腳的邊沿切換無相同或相反的關(guān)系,則該段弧即為Non-unate時(shí)序弧。如XOR異或門單元

異或門的真值表如下圖

分析如下:

A=0,B為0-》1時(shí),輸出Y上升沿變換

A=1,B為0-》1時(shí),輸出Y下降沿變換

B=0,A為0-》1時(shí),輸出Y上升沿變換

B=1,A為0-》1時(shí),輸出Y下降沿變換

上升沿切換圖如下圖

下降沿變換圖

通過這種變化關(guān)系,可以知道輸出的邊沿變換無法僅僅看一個(gè)輸入引腳的變換。對(duì)于B上升沿的切換,輸出Y還和輸入A有關(guān),A的值會(huì)影響輸出Y是同邊沿還是反邊沿切換

1.4 參考資料

vlsi-expert.com4

推薦器件

更多器件
器件型號(hào) 數(shù)量 器件廠商 器件描述 數(shù)據(jù)手冊(cè) ECAD模型 風(fēng)險(xiǎn)等級(jí) 參考價(jià)格 更多信息
XC6SLX45-2CSG324C 1 AMD Xilinx Field Programmable Gate Array, 3411 CLBs, 667MHz, 43661-Cell, CMOS, PBGA324, 15 X 15 MM, 0.80 MM PITCH, LEAD FREE, BGA-324

ECAD模型

下載ECAD模型
$56.63 查看
EP4CE75F23I7N 1 Altera Corporation Field Programmable Gate Array, 4713 CLBs, 472.5MHz, 75408-Cell, PBGA484, 23 X 23 MM, 1 MM PITCH, LEAD FREE, FBGA-484
$272.95 查看
XC6SLX9-2CSG225C 1 AMD Xilinx Field Programmable Gate Array, 715 CLBs, 667MHz, 9152-Cell, CMOS, PBGA225, 13 X 13 MM, 0.80 MM PITCH, LEAD FREE, BGA-225

ECAD模型

下載ECAD模型
$19.67 查看

相關(guān)推薦

電子產(chǎn)業(yè)圖譜